注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡計算機科學理論與基礎知識第十三屆計算機工程與工藝會議論文集

第十三屆計算機工程與工藝會議論文集

第十三屆計算機工程與工藝會議論文集

定 價:¥108.00

作 者: 張民選 主編
出版社: 西北工業(yè)大學出版社
叢編項:
標 簽: 計算機理論

購買這本書可以去


ISBN: 9787561226162 出版時間: 2009-08-01 包裝: 平裝
開本: 大16開 頁數: 407 字數:  

內容簡介

  中國計算機工程與工藝專業(yè)委員會成立于1988年,致力于探討計算機工程與工藝中所面臨的各種問題與挑戰(zhàn),為廣大專家學者提供一個學術研究及工程經驗交流的平臺。專業(yè)委員會在計算機工程與工藝相關領域積極開展學術交流活動,先后組織舉辦了十三屆全國性學術會議,召開了“電磁兼容性”、“結構設計與CAD”等四次專題討論會。專業(yè)委員會學習和落實計算機學會制定的組織原則與有關精神,堅持學術為上,將每屆學術會議組織得有聲有色,保證入選論文的高質量,使學術會議取得令人滿意的效果。本次學術年會共收錄近百篇來自全國各高校、研究所的高水平學術論文,其內容覆蓋計算機結構、工藝與應用,I/O、互聯(lián)與系統(tǒng)集成,高性能計算與微處理器設計,SoC技術,低功耗與高可靠性設計,集成電路,模擬、測試與驗證等方面。所收錄論文質量較高,研究靠近國際前沿,具有一定的學術代表性。為了提高會議影響力,增大學術交流力度,本次學術年會論文集由西北工業(yè)大學出版社正式出版。

作者簡介

暫缺《第十三屆計算機工程與工藝會議論文集》作者簡介

圖書目錄

一、結構、工藝與應用
 鈹青銅彈簧夾時效工藝及改進
 一種機載電子設備的散熱設計方法
 新一代軍用PCB高密度電子組裝中X光分層檢測技術的應用
 在CAM350軟件中研究鉆孔文件宏的編制思路
 基于熱擴散模型的片內多核處理器布圖規(guī)劃研究
 標準單元版圖自動實現(xiàn)技術研究
 TiO2薄膜電阻開關特性研究
 介孔二氧化硅薄膜組裝金量子點陣列的研究
 0.13um高可靠標準單元庫版圖的分析與設計
 基于SKILL語言的多邊形間距線寬自動修復設計
 Infini Band DDR串行背板的傳輸性能仿真和分析
 熱管散熱器的熱模擬
二、I/O、互聯(lián)與系統(tǒng)集成
 Wishbone片上總線協(xié)議的形式化建模與模型檢驗分析
 X-DSP多功能語音串口設計
 傳輸模式擴展的I2C控制器設計與實現(xiàn)
 片上長互連最需優(yōu)化節(jié)點的查找算法
 X-DSP循環(huán)尋址和位反向尋址的設計與實現(xiàn)
 一種新型的Infini Band網絡接口實現(xiàn)模型
 I/O庫ESD保護電路模擬與分析
 X-DSP中基于同步的主機接口的設計與實現(xiàn)
 0.13um下的標準I/O庫的精粹電路研究
 InfiniBand胖樹子網故障模式及影響度分析
 DSP中Expansion Bus I/O接口的實現(xiàn)
 USB(PS/2)鼠標的固件開發(fā)
 通用片上虛通道路由器設計
 基于X—DSP的DMA的設計與實現(xiàn)
 三、高性能計算與微處理器設計
 嵌入式微處理器的可測性技術研究
 基于Ultra SPARC體系結構的TLB失效處理機制研究
 一種基于多總線結構的DSP訪存控制器
 64位加法器的電源網格優(yōu)化
 X-DSP處理器中軟件流水循環(huán)緩沖的設計與實現(xiàn)
 基于ERC32的Vx Works BSP研究和設計
 TMS320C6700系列DSP程序優(yōu)化技術研究
 一種基于CUDA的并行排序算法設計與實現(xiàn)
 X處理器指控優(yōu)化技術
 DSP中對數壓擴算法的設計與實現(xiàn)
 X-DSP中GPIO部件的邏輯設計與實現(xiàn)
 YHFT-DX指令派發(fā)部件的全定制設計與優(yōu)化
 CPU-GPU異構系統(tǒng)上應用映射的若干優(yōu)化策略
 基于圖式理論和元認知理論的計算機專業(yè)英語寫作的策略研究
四、SoC技術
 SoC體系結構處理器關鍵技術和研發(fā)現(xiàn)狀
 多核處理器片上互連技術
 SoC體系結構級功耗模擬與優(yōu)化技術
 片上網絡接口設計與分析
 眾核互連結構性能評估
 基于虛擬機的SoC仿真原型VMSIM
 基于FC接口SoC軟硬件協(xié)同設計驗證平臺構建與實現(xiàn)
 基于RS232的SoC硬件調試器
 基于MBI板小型化SoC設計與實現(xiàn)
五、集成電路
 一種DDR2 SDRAM控制器的設計和實現(xiàn)
 一種16×32位多功能乘法器的設計
 基于FPGA設計與實現(xiàn)SDRAM控制器
 L2 Cache tag陣列中27位比較器的設計與實現(xiàn)
 高速CAM的匹配優(yōu)化技術
 基于加法進位鏈的時間數字轉換電路設計
 用于遲滯開關電源的可調單邊遲滯比較器
……
六、低功耗與高可靠性設計
七、模擬、測試與驗證

本目錄推薦

掃描二維碼
Copyright ? 讀書網 www.leeflamesbasketballcamps.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號