本書首先概述了數(shù)字集成電路發(fā)展的歷史與未來,指出了硬件描述語言(HDL)在設計數(shù)字電路所起的作用,并系統(tǒng)講解了Verilog HDL的語法要點。在此基礎上,本書以Verilog HDL為工具,介紹了幾種描述電路的方法與技巧,列舉了幾個典型電路的描述實例,然后用80C51單片機、硬盤控制器和PCL總線的控制器接口等子系統(tǒng)的設計實例分別講解了自頂向下的層次化設計方法、同步與異步數(shù)據(jù)流的控制以及Masster/Slave狀態(tài)機的總線控制等方面的設計技巧。文中還對Verilog建模與調試、BIST電路的原理與Verilog實現(xiàn)作了詳細論述,并提供了具體例子,最后以一個真實ASIC例子的簡單介紹作為全書的結尾。本書是Verilog HDL用于數(shù)字電路設計的中高級讀本,可作為大專院校計算機、微電子學和半導體專業(yè)高年級本科生和研究生的教材,也可作為數(shù)字集成電路芯片設計人員的參考書。